S9S12XS128J1MAA NXP
Наличен
S9S12XS128J1MAA NXP
• 16-битов CPU12X — Съвместим нагоре с набор от инструкции S12 с изключение на пет размити инструкции (MEM, WAV, WAVR, REV, REVW), които са премахнати — Подобрено индексирано адресиране — Достъп до големи сегменти от данни, независими от PPAGE
• INT (модул за прекъсване) — Седем нива на вложени прекъсвания — Гъвкаво присвояване на източници на прекъсвания към всяко ниво на прекъсване. — Външно немаскируемо прекъсване с висок приоритет (XIRQ) — Следните входове могат да действат като прекъсвания за събуждане – IRQ и немаскируем XIRQ – МОЖЕ да получава щифтове – SCI приемни щифтове – В зависимост от опцията на пакета до 20 пина на портове J, H и P, конфигурируеми като възходящи или низходящи ръбове • MMC (контрол на картографирането на модули) • DBG (модул за отстраняване на грешки) — Мониторинг на CPU шина с заявки за прекъсване от тип етикет или принудителен тип — 64 x 64-битов кръгов буфер за проследяване улавя промяната на потока или достъпа до паметта информация • BDM (режим на отстраняване на грешки във фонов режим) • OSC_LCP (осцилатор) — Управление на контура с ниска мощност Осцилатор Pierce, използващ кристал от 4MHz до 16MHz — Добра устойчивост на шум — Опция за пробиване с пълен замах, използваща кристал от 2MHz до 40MHz — Размер на проводимостта за оптимален стартов марж за типични кристали • IPLL (вътрешно филтриран, честотно модулиран фазово заключен контур за генериране на тактова честота) — Не са необходими външни компоненти — Конфигурируема опция за разширяване на спектъра за намалено EMC излъчване (честота модулация) • CRG (генериране на тактова честота и нулиране) — COP watchdog — Прекъсване в реално време — Монитор на часовника — Бързо събуждане от STOP в режим на самонаблюдение • Опции за паметта — 64, 128 и 256 Kbyte Flash Flash — Flash Общи характеристики — 64 бита данни плюс 8 синдрома ECC (код за корекция на грешки) битовете позволяват еднобитова корекция на повреда и откриване на двойна грешка — Изтриване на сектор 1024 байта — Автоматизирано програмиране и алгоритъм за изтриване — Схема за защита за предотвратяване на случайна програма или изтриване — Опция за сигурност за предотвратяване на неоторизиран достъп – настройка на нивото на полето на Sense-amp за четене – 4 и 8 Kbyte флаш пространство за данни
– 16 бита данни плюс 6 бита за синдром ECC (код за корекция на грешки) позволяват еднобитова корекция на повреда и откриване на двойна грешка – Размер на сектора за изтриване 256 байта – Автоматизирано програмиране и алгоритъм за изтриване — 4, 8 и 12 Kbyte RAM • 16-канален, 12-битов аналогово-цифров преобразувател — 8/10/12 битова разделителна способност — 3μs, 10-битово време за единично преобразуване — Ляво или дясно подравнени резултати данни — Възможност за задействане на външно и вътрешно преобразуване — Вътрешен осцилатор за преобразуване в режими на спиране — Събуждане от ниска мощност режими на аналогово сравнение > или <= match — Continuous conversion mode — Multiplexer for 16 analog input channels — Multiple channel scans — Pins can also be used as digital I/O • MSCAN (1 M bit per second, CAN 2.0 A, B software compatible module) — 1 Mbit per second, CAN 2.0 A, B software compatible module – Standard and extended data frames – 0 - 8 bytes data length – Programmable bit rate up to 1 Mbps — Five receive buffers with FIFO storage scheme — Three transmit buffers with internal prioritization — Flexible identifier acceptance filter programmable as: – 2 x 32-bit – 4 x 16-bit – 8 x 8-bit — Wake-up with integrated low pass filter option — Loop back for self test — Listen-only mode to monitor CAN bus — Bus-off recovery by software intervention or automatically — 16-bit time stamp of transmitted/received messages • TIM (standard timer module) — 8 x 16-bit channels for input capture or output compare — 16-bit free-running counter with 8-bit precision prescaler — 1 x 16-bit pulse accumulator • PIT (periodic interrupt timer) — Up to four timers with independent time-out periods — Time-out periods selectable between 1 and 224 bus clock cycles
— Прекъсване на времето за изчакване и периферни тригери — Стартирането на таймерите може да бъде подравнено • До 8 канала x 8-битов или 4-канален x 16-битов широчинно-импулсен модулатор — Програмируем период и работен цикъл на канал — Централно или ляво подравнени изходи — Програмируема логика за избор на часовник с широк диапазон от честоти • Сериен периферен интерфейсен модул (SPI) — Конфигурируем за 8 или 16-битов размер на данните — Пълен дуплекс или еднопроводен двупосочен — Двойно буферирано предаване и приемане — Главен или подчинен режим — MSB-first или LSB-първо изместване — Опции за фаза и полярност на серийния часовник • Два серийни комуникационни интерфейса (SCI) — Пълна дуплексна или еднопроводна работа — Стандартен формат за маркировка/интервал без връщане към нула (NRZ) — Избираем формат IrDA 1.4 връщане към нула (RZI) с програмируеми ширини на импулсите — Избор на 13-битова скорост на предаване — Програмируема дължина на символите — Програмируема полярност за предавател и приемник — Приемане на събуждане на активен ръб — Откриване на прекъсване и откриване на сблъсък с поддръжка на LIN • Вграден регулатор на напрежението — Два паралелни, линейни регулатора на напрежението с референтна честотна лента — Откриване на ниско напрежение (LVD) с прекъсване на ниско напрежение (LVI) — Верига за нулиране при включване (POR) — Нулиране на ниско напрежение (LVR) • Таймер за събуждане с ниска мощност (API) — Вътрешен осцилатор, задвижващ брояч надолу — Може да се подстригне до +/-5% точност — Периодите на изчакване варират от 0.2ms до ~13s с разделителна способност 0.2ms • Вход/изход — До 91 входно/изходни щифта с общо предназначение (I/O) в зависимост от опцията на пакета и 2 само входа щифтове — Хистерезис и конфигурируемо устройство за издърпване/изтегляне на всички входни щифтове — Конфигурируема сила на задвижването на всички изходни щифтове • Опции на пакета — 112-пинов нископрофилен четворен плосък пакет (LQFP) — 80-пинов четворен плосък пакет (QFP)
— 64-пинов нископрофилен четворен плосък пакет (LQFP) • Работни условия — Широк диапазон на единичното захранващо напрежение 3.135 V до 5.5 V при пълна производителност — Отделно захранване за вътрешен регулатор на напрежението и входове/изходи позволяват оптимизирано EMC филтриране — 40MHz максимална честота на шината на процесора — Температурен диапазон на околната среда –40°C до 125°C — Температурни опции: – –40°C до 85°C – –40°C до 105°C – –40°C до 125°C
• 16-битов CPU12X — Съвместим нагоре с набор от инструкции S12 с изключение на пет размити инструкции (MEM, WAV, WAVR, REV, REVW), които са премахнати — Подобрено индексирано адресиране — Достъп до големи сегменти от данни, независими от PPAGE
• INT (модул за прекъсване) — Седем нива на вложени прекъсвания — Гъвкаво присвояване на източници на прекъсвания към всяко ниво на прекъсване. — Външно немаскируемо прекъсване с висок приоритет (XIRQ) — Следните входове могат да действат като прекъсвания за събуждане – IRQ и немаскируем XIRQ – МОЖЕ да получава щифтове – SCI приемни щифтове – В зависимост от опцията на пакета до 20 пина на портове J, H и P, конфигурируеми като възходящи или низходящи ръбове • MMC (контрол на картографирането на модули) • DBG (модул за отстраняване на грешки) — Мониторинг на CPU шина с заявки за прекъсване от тип етикет или принудителен тип — 64 x 64-битов кръгов буфер за проследяване улавя промяната на потока или достъпа до паметта информация • BDM (режим на отстраняване на грешки във фонов режим) • OSC_LCP (осцилатор) — Управление на контура с ниска мощност Осцилатор Pierce, използващ кристал от 4MHz до 16MHz — Добра устойчивост на шум — Опция за пробиване с пълен замах, използваща кристал от 2MHz до 40MHz — Размер на проводимостта за оптимален стартов марж за типични кристали • IPLL (вътрешно филтриран, честотно модулиран фазово заключен контур за генериране на тактова честота) — Не са необходими външни компоненти — Конфигурируема опция за разширяване на спектъра за намалено EMC излъчване (честота модулация) • CRG (генериране на тактова честота и нулиране) — COP watchdog — Прекъсване в реално време — Монитор на часовника — Бързо събуждане от STOP в режим на самонаблюдение • Опции за паметта — 64, 128 и 256 Kbyte Flash Flash — Flash Общи характеристики — 64 бита данни плюс 8 синдрома ECC (код за корекция на грешки) битовете позволяват еднобитова корекция на повреда и откриване на двойна грешка — Изтриване на сектор 1024 байта — Автоматизирано програмиране и алгоритъм за изтриване — Схема за защита за предотвратяване на случайна програма или изтриване — Опция за сигурност за предотвратяване на неоторизиран достъп – настройка на нивото на полето на Sense-amp за четене – 4 и 8 Kbyte флаш пространство за данни
– 16 бита данни плюс 6 бита за синдром ECC (код за корекция на грешки) позволяват еднобитова корекция на повреда и откриване на двойна грешка – Размер на сектора за изтриване 256 байта – Автоматизирано програмиране и алгоритъм за изтриване — 4, 8 и 12 Kbyte RAM • 16-канален, 12-битов аналогово-цифров преобразувател — 8/10/12 битова разделителна способност — 3μs, 10-битово време за единично преобразуване — Ляво или дясно подравнени резултати данни — Възможност за задействане на външно и вътрешно преобразуване — Вътрешен осцилатор за преобразуване в режими на спиране — Събуждане от ниска мощност режими на аналогово сравнение > или <= match — Continuous conversion mode — Multiplexer for 16 analog input channels — Multiple channel scans — Pins can also be used as digital I/O • MSCAN (1 M bit per second, CAN 2.0 A, B software compatible module) — 1 Mbit per second, CAN 2.0 A, B software compatible module – Standard and extended data frames – 0 - 8 bytes data length – Programmable bit rate up to 1 Mbps — Five receive buffers with FIFO storage scheme — Three transmit buffers with internal prioritization — Flexible identifier acceptance filter programmable as: – 2 x 32-bit – 4 x 16-bit – 8 x 8-bit — Wake-up with integrated low pass filter option — Loop back for self test — Listen-only mode to monitor CAN bus — Bus-off recovery by software intervention or automatically — 16-bit time stamp of transmitted/received messages • TIM (standard timer module) — 8 x 16-bit channels for input capture or output compare — 16-bit free-running counter with 8-bit precision prescaler — 1 x 16-bit pulse accumulator • PIT (periodic interrupt timer) — Up to four timers with independent time-out periods — Time-out periods selectable between 1 and 224 bus clock cycles
— Прекъсване на времето за изчакване и периферни тригери — Стартирането на таймерите може да бъде подравнено • До 8 канала x 8-битов или 4-канален x 16-битов широчинно-импулсен модулатор — Програмируем период и работен цикъл на канал — Централно или ляво подравнени изходи — Програмируема логика за избор на часовник с широк диапазон от честоти • Сериен периферен интерфейсен модул (SPI) — Конфигурируем за 8 или 16-битов размер на данните — Пълен дуплекс или еднопроводен двупосочен — Двойно буферирано предаване и приемане — Главен или подчинен режим — MSB-first или LSB-първо изместване — Опции за фаза и полярност на серийния часовник • Два серийни комуникационни интерфейса (SCI) — Пълна дуплексна или еднопроводна работа — Стандартен формат за маркировка/интервал без връщане към нула (NRZ) — Избираем формат IrDA 1.4 връщане към нула (RZI) с програмируеми ширини на импулсите — Избор на 13-битова скорост на предаване — Програмируема дължина на символите — Програмируема полярност за предавател и приемник — Приемане на събуждане на активен ръб — Откриване на прекъсване и откриване на сблъсък с поддръжка на LIN • Вграден регулатор на напрежението — Два паралелни, линейни регулатора на напрежението с референтна честотна лента — Откриване на ниско напрежение (LVD) с прекъсване на ниско напрежение (LVI) — Верига за нулиране при включване (POR) — Нулиране на ниско напрежение (LVR) • Таймер за събуждане с ниска мощност (API) — Вътрешен осцилатор, задвижващ брояч надолу — Може да се подстригне до +/-5% точност — Периодите на изчакване варират от 0.2ms до ~13s с разделителна способност 0.2ms • Вход/изход — До 91 входно/изходни щифта с общо предназначение (I/O) в зависимост от опцията на пакета и 2 само входа щифтове — Хистерезис и конфигурируемо устройство за издърпване/изтегляне на всички входни щифтове — Конфигурируема сила на задвижването на всички изходни щифтове • Опции на пакета — 112-пинов нископрофилен четворен плосък пакет (LQFP) — 80-пинов четворен плосък пакет (QFP)
— 64-пинов нископрофилен четворен плосък пакет (LQFP) • Работни условия — Широк диапазон на единичното захранващо напрежение 3.135 V до 5.5 V при пълна производителност — Отделно захранване за вътрешен регулатор на напрежението и входове/изходи позволяват оптимизирано EMC филтриране — 40MHz максимална честота на шината на процесора — Температурен диапазон на околната среда –40°C до 125°C — Температурни опции: – –40°C до 85°C – –40°C до 105°C – –40°C до 125°C
Моля, уверете се, че информацията ви за контакт е вярна. Твой съобщение ще да бъдат изпратени директно на получателя(ите) и няма да бъдат изпратени да бъдат публично изложени. Ние никога няма да разпространяваме или продаваме вашите личен информация за трети страни без вашето изрично разрешение.