SAK-TC213L-8F133N AC INFINEON
Наличен
SAK-TC213L-8F133N AC INFINEON
Продуктовото семейство TC22x / TC21x има следните характеристики:
• Високопроизводителен микроконтролер с едно процесорно ядро
• Енергийно ефективен скаларен триядрен процесор (TC1.6E), имащ следните характеристики:
– Съвместимост на двоичен код с TC1.6P
– 133 MHz работа при пълен температурен диапазон
– 88 Kbyte Data Scratch-Pad RAM (DSPR)
– 8 Kbyte инструкция Scratch-Pad RAM (PSPR)
– 8 Kbyte кеш с инструкции (ICACHE)
– 4-редов буфер за четене (DRB)
• Стъпаловидно ядро за сянка за TC1.6E
• Множество памети на чипа
– Всички вградени NVM и SRAM са защитени с ECC
– 1 Mbyte програмна флаш памет (PFLASH)
– 96 Kbyte флаш памет за данни (DFLASH), използвана за емулация на EEPROM
– BootROM (BROM)
• 16-канален DMA контролер с безопасен трансфер на данни
• Усъвършенствана система за прекъсване (защитена от ECC)
• Високопроизводителна структура на шината на чипа
– 64-битов Cross Bar Interconnect (SRI), осигуряващ бърз паралелен достъп между главните шини, процесорите и паметта
– 32-битова системна периферна шина (SPB) за периферни и функционални устройства на чипа
– Един автобусен мост (SFI Bridge)
• Блок за управление на безопасността (SMU), който работи с аларми за монитор за безопасност
• Модул за тестване на паметта с функции ECC, инициализация на паметта и MBIST (MTU)
• Хардуерен I/O монитор (IOM) за проверка на цифрови входове/изходи
• Универсални периферни устройства на чипа
– Два асинхронни/синхронни серийни канала (ASCLIN) с хардуерна поддръжка на LIN (V1.3, V2.0, V2.1 и J2602) до 50 MBaud
– Четири опашки SPI интерфейсни канала (QSPI) с главна и подчинена възможност до 50 Mbit/s
– Един MultiCAN+ модул с 3 CAN възела всеки и 128 безплатни обекта за съобщения за високоефективна обработка на данни чрез FIFO буфериране и трансфер на данни от шлюза
– 4 канала за предаване с един ръб (SENT) за свързване към сензори
– Един общ таймер модул (GTM), осигуряващ мощен набор от цифрово филтриране на сигнала и функционалност за таймер за реализиране на автономно и сложно управление на входовете/изходите
– Един модул за заснемане / сравнение 6 (две ядра CCU60 и CCU61)
– Един таймер с общо предназначение 12 (GPT120)
• Универсален ADC с последователно приближение (VADC)
– Клъстер от 2 независими ADC ядра
– Диапазон на входното напрежение от 0 V до 5.5V (ADC захранване)
• Цифрови програмируеми I/O портове
• Поддръжка за отстраняване на грешки в чипа за OCDS ниво 1 (CPU, DMA, On Chip Buses)
• Четири/пет проводен JTAG (IEEE 1149.1) или DAP (порт за достъп до устройството) интерфейс
• Система за управление на захранването и вградени регулатори
• Блок за генериране на тактови часове със система PLL
• Вграден регулатор на напрежението
Продуктовото семейство TC22x / TC21x има следните характеристики:
• Високопроизводителен микроконтролер с едно процесорно ядро
• Енергийно ефективен скаларен триядрен процесор (TC1.6E), имащ следните характеристики:
– Съвместимост на двоичен код с TC1.6P
– 133 MHz работа при пълен температурен диапазон
– 88 Kbyte Data Scratch-Pad RAM (DSPR)
– 8 Kbyte инструкция Scratch-Pad RAM (PSPR)
– 8 Kbyte кеш с инструкции (ICACHE)
– 4-редов буфер за четене (DRB)
• Стъпаловидно ядро за сянка за TC1.6E
• Множество памети на чипа
– Всички вградени NVM и SRAM са защитени с ECC
– 1 Mbyte програмна флаш памет (PFLASH)
– 96 Kbyte флаш памет за данни (DFLASH), използвана за емулация на EEPROM
– BootROM (BROM)
• 16-канален DMA контролер с безопасен трансфер на данни
• Усъвършенствана система за прекъсване (защитена от ECC)
• Високопроизводителна структура на шината на чипа
– 64-битов Cross Bar Interconnect (SRI), осигуряващ бърз паралелен достъп между главните шини, процесорите и паметта
– 32-битова системна периферна шина (SPB) за периферни и функционални устройства на чипа
– Един автобусен мост (SFI Bridge)
• Блок за управление на безопасността (SMU), който работи с аларми за монитор за безопасност
• Модул за тестване на паметта с функции ECC, инициализация на паметта и MBIST (MTU)
• Хардуерен I/O монитор (IOM) за проверка на цифрови входове/изходи
• Универсални периферни устройства на чипа
– Два асинхронни/синхронни серийни канала (ASCLIN) с хардуерна поддръжка на LIN (V1.3, V2.0, V2.1 и J2602) до 50 MBaud
– Четири опашки SPI интерфейсни канала (QSPI) с главна и подчинена възможност до 50 Mbit/s
– Един MultiCAN+ модул с 3 CAN възела всеки и 128 безплатни обекта за съобщения за високоефективна обработка на данни чрез FIFO буфериране и трансфер на данни от шлюза
– 4 канала за предаване с един ръб (SENT) за свързване към сензори
– Един общ таймер модул (GTM), осигуряващ мощен набор от цифрово филтриране на сигнала и функционалност за таймер за реализиране на автономно и сложно управление на входовете/изходите
– Един модул за заснемане / сравнение 6 (две ядра CCU60 и CCU61)
– Един таймер с общо предназначение 12 (GPT120)
• Универсален ADC с последователно приближение (VADC)
– Клъстер от 2 независими ADC ядра
– Диапазон на входното напрежение от 0 V до 5.5V (ADC захранване)
• Цифрови програмируеми I/O портове
• Поддръжка за отстраняване на грешки в чипа за OCDS ниво 1 (CPU, DMA, On Chip Buses)
• Четири/пет проводен JTAG (IEEE 1149.1) или DAP (порт за достъп до устройството) интерфейс
• Система за управление на захранването и вградени регулатори
• Блок за генериране на тактови часове със система PLL
• Вграден регулатор на напрежението
Моля, уверете се, че информацията ви за контакт е вярна. Твой съобщение ще да бъдат изпратени директно на получателя(ите) и няма да бъдат изпратени да бъдат публично изложени. Ние никога няма да разпространяваме или продаваме вашите личен информация за трети страни без вашето изрично разрешение.