S912XEG128W1MAL NXP
Наличен |
S912XEG128W1MAL NXP
• 16-битов процесор12X
— Съвместим нагоре с набора от инструкции MC9S12, с изключение на пет размити инструкции (MEM, WAV, WAVR, REV, REVW), които са премахнати
— Подобрено индексирано адресиране
— Достъп до големи сегменти от данни, независими от PPAGE
• INT (прекъсващ модул)
— Осем нива на вложени прекъсвания
— Гъвкаво присвояване на източници на прекъсвания за всяко ниво на прекъсване.
— Външно немаскируемо прекъсване с висок приоритет (XIRQ)
— Вътрешно немаскируемо прекъсване на блока за защита на паметта с висок приоритет
— До 24 пина на портове J, H и P, които могат да се конфигурират като възходящи или падащи прекъсвания, чувствителни към ръбовете
• EBI (външен шинен интерфейс) (предлага се само в 208-пинови и 144-пинови пакети)
— До четири изхода за избор на чип за избор на 16K, 1M, 2M и до 4MByte адресни пространства
— Всеки изход за избор на чип може да бъде конфигуриран да завърши транзакцията или при изтичане на времето за изчакване на един от двата генератора на състояние на изчакване, или при прекратяване на сигнала EWAIT
• MMC (управление на картографирането на модули)
• DBG (модул за отстраняване на грешки)
— Мониторинг на CPU и/или XGATE шини със заявки от тип tag или принудителен тип прекъсване
— 64 x 64-битов кръгов буфер за проследяване улавя информация за промяна на потока или достъп до паметта
• BDM (режим на отстраняване на грешки във фонов режим)
• MPU (блок за защита на паметта)
— 8 адресни области, дефинирани за активна задача на програмата
— Детайлност на диапазона на адресите до 8 байта
— Без запис / Без изпълнение Атрибути за защита
— Немаскируемо прекъсване при нарушение на достъпа
• XGATE
— Програмируем, високопроизводителен I/O копроцесорен модул
— Прехвърля данни към или от всички периферни устройства и RAM без намеса на процесора или състояния на изчакване на процесора
— Извършва логически, измествания, аритметични и битови операции върху данни
— Може да прекъсне завършването на трансфера на сигнализация на процесора HCS12X
— Възможни са задействания от всеки хардуерен модул, както и от процесора
— Две нива на прекъсване за обслужване на задачи с висок приоритет
— Хардуерна поддръжка за инициализация на указателя на стека
• OSC_LCP (осцилатор)
— Осцилатор Pierce с управление с ниска мощност, използващ кристал от 4MHz до 16MHz
— Добра устойчивост на шум
— Опция за пробиване с пълен замах с използване на кристал от 2MHz до 40MHz
— Размер на проводимостта за оптимален начален марж за типични кристали
• IPLL (вътрешно филтрирано, честотно модулирано генериране на тактова честота)
— Не са необходими външни компоненти
— Конфигурируема опция за разширяване на спектъра за намалено EMC излъчване (честотна модулация)
• 16-битов процесор12X
— Съвместим нагоре с набора от инструкции MC9S12, с изключение на пет размити инструкции (MEM, WAV, WAVR, REV, REVW), които са премахнати
— Подобрено индексирано адресиране
— Достъп до големи сегменти от данни, независими от PPAGE
• INT (прекъсващ модул)
— Осем нива на вложени прекъсвания
— Гъвкаво присвояване на източници на прекъсвания за всяко ниво на прекъсване.
— Външно немаскируемо прекъсване с висок приоритет (XIRQ)
— Вътрешно немаскируемо прекъсване на блока за защита на паметта с висок приоритет
— До 24 пина на портове J, H и P, които могат да се конфигурират като възходящи или падащи прекъсвания, чувствителни към ръбовете
• EBI (външен шинен интерфейс) (предлага се само в 208-пинови и 144-пинови пакети)
— До четири изхода за избор на чип за избор на 16K, 1M, 2M и до 4MByte адресни пространства
— Всеки изход за избор на чип може да бъде конфигуриран да завърши транзакцията или при изтичане на времето за изчакване на един от двата генератора на състояние на изчакване, или при прекратяване на сигнала EWAIT
• MMC (управление на картографирането на модули)
• DBG (модул за отстраняване на грешки)
— Мониторинг на CPU и/или XGATE шини със заявки от тип tag или принудителен тип прекъсване
— 64 x 64-битов кръгов буфер за проследяване улавя информация за промяна на потока или достъп до паметта
• BDM (режим на отстраняване на грешки във фонов режим)
• MPU (блок за защита на паметта)
— 8 адресни области, дефинирани за активна задача на програмата
— Детайлност на диапазона на адресите до 8 байта
— Без запис / Без изпълнение Атрибути за защита
— Немаскируемо прекъсване при нарушение на достъпа
• XGATE
— Програмируем, високопроизводителен I/O копроцесорен модул
— Прехвърля данни към или от всички периферни устройства и RAM без намеса на процесора или състояния на изчакване на процесора
— Извършва логически, измествания, аритметични и битови операции върху данни
— Може да прекъсне завършването на трансфера на сигнализация на процесора HCS12X
— Възможни са задействания от всеки хардуерен модул, както и от процесора
— Две нива на прекъсване за обслужване на задачи с висок приоритет
— Хардуерна поддръжка за инициализация на указателя на стека
• OSC_LCP (осцилатор)
— Осцилатор Pierce с управление с ниска мощност, използващ кристал от 4MHz до 16MHz
— Добра устойчивост на шум
— Опция за пробиване с пълен замах с използване на кристал от 2MHz до 40MHz
— Размер на проводимостта за оптимален начален марж за типични кристали
• IPLL (вътрешно филтрирано, честотно модулирано генериране на тактова честота)
— Не са необходими външни компоненти
— Конфигурируема опция за разширяване на спектъра за намалено EMC излъчване (честотна модулация)
Моля, уверете се, че информацията ви за контакт е вярна. Твой съобщение ще да бъдат изпратени директно на получателя(ите) и няма да бъдат изпратени да бъдат публично изложени. Ние никога няма да разпространяваме или продаваме вашите личен информация за трети страни без вашето изрично разрешение.