MCIMX6QP6AVT1AB NXP
Наличен
MCIMX6QP6AVT1AB NXP
• Arm Cortex-A9 MPCore 4xCPU процесор (с TrustZone®) • Конфигурацията на ядрото е симетрична, където всяко ядро включва: — 32 KByte L1 кеш с инструкции — 32 KByte L1 кеш за данни
— Частен таймер и пазител — Cortex-A9 NEON MPE (Media Processing Engine) Копроцесорът Arm Cortex-A9 MPCore включва: • Общ контролер за прекъсване (GIC) с поддръжка на 128 прекъсвания • Глобален таймер • Snoop контролен блок (SCU) • 1 MB унифициран I/D L2 кеш, споделен от две/четири ядра • Два главни AXI (64-битови) интерфейса на шината изход на L2 кеш • Честота на ядрото (включително Neon и L1 кеш) съгласно Таблица 6. • NEON MPE копроцесор — SIMD Media Processing Architecture — NEON регистров файл с 32x64-битови регистри с общо предназначение — NEON Integer конвейер за изпълнение (ALU, Shift, MAC) — NEON двоен тръбопровод за изпълнение с плаваща запетая с една точност (FADD, FMUL) — NEON зареждане/съхранение и пермутиране на конвейера Системата памет на ниво SoC се състои от следните допълнителни компоненти: • Boot ROM, включително HAB (96 KB) • Вътрешна мултимедия / споделена, бърза RAM памет (OCRAM, 512 KB) • Защитена/несигурна RAM памет (16 KB) • Интерфейси за външна памет: — 16-битови, 32-битови и 64-битови DDR3-1066, DDR3L-1066 и 1/2 LPDDR2-800 канали, поддържащи режим на превключване на DDR, за двоен x32 LPDDR2 — 8-битов NAND-Flash, включително поддръжка за Raw MLC/SLC, 2 KB, 4 KB и 8 KB размер на страницата, BA-NAND, PBA-NAND, LBA-NAND, OneNAND™ и други. BCH ECC до 40 бита. — 16/32-битова NOR светкавица. Всички EIMv2 щифтове са мултиплексирани на други интерфейси. — 16/32-битов PSRAM, клетъчна RAM Всеки i.MX 6DualPlus/6QuadPlus процесор позволява следните интерфейси към външни устройства (някои от тях са мултиплексирани и не са налични едновременно): • Твърди дискове — SATA II, 3.0 Gbps • Дисплеи — налични са общо пет интерфейса. Общата скорост на необработените пиксели на всички интерфейси е до 450 Mpixels/sec, 24 bpp. До четири интерфейса могат да бъдат активни паралелно. — Един паралелен 24-битов порт за дисплей, до 225 Mpixels/sec (например WUXGA при 60 Hz или двоен HD1080 и WXGA при 60 Hz) — LVDS серийни портове — Един порт до 170 Mpixels/sec (например WUXGA при 60 Hz) или два порта до 85 MP/sec всеки — HDMI 1.4 порт — MIPI/DSI, две ленти при 1 Gbps
— Порт за паралелна камера (до 20 бита и до 240 MHz пик) — MIPI CSI-2 порт за серийна камера, поддържащ до 1000 Mbps/лента в режим 1/2/3 лента и до 800 Mbps/лента в 4-лентов режим. Ядрото на приемника CSI-2 може да управлява една тактова лента и до четири ленти за данни. Всеки процесор i.MX 6DualPlus/6QuadPlus има четири ленти. • Разширителни карти: — Четири MMC/SD/SDIO порта за карти, всички поддържащи: – 1-битов или 4-битов режим на трансфер за SD и SDIO карти до режим UHS-I SDR-104 (104 MB/s макс.) – 1-битов, 4-битов или 8-битов режим на трансфер за MMC карти до 52 MHz както в SDR, така и в DDR режими (104 MB/s макс.) • USB: — Един високоскоростен (HS) USB 2.0 OTG (до 480 Mbps), с вграден HS USB PHY — Три USB 2.0 (480 Mbps) хоста: — Един HS хост с интегриран високоскоростен PHY — Два HS хоста с интегриран високоскоростен междучипов (HS-IC) USB PHY • Разширение PCI Express порт (PCIe) v2.0 една лента — PCI Express (Gen 2.0) двурежимен комплекс, поддръжка на Root сложни операции и операции на крайни точки. Използва x1 PHY конфигурация. • Различни IP адреси и интерфейси: — SSI блок, способен да поддържа аудио семпли честоти до 192 kHz стерео входове и изходи с режим I2 S — ESAI е в състояние да поддържа аудио семпли честоти до 260 kHz в режим I2S със 7.1 многоканални изхода — Пет UART, до 5.0 Mbps всеки: – Осигуряване на RS232 интерфейс – Поддръжка на 9-битов RS485 режим multidrop – Един от петте UART (UART1) поддържа 8-проводни, докато другите четири поддържат 4- жица. Това се дължи на ограничението на SoC IOMUX, тъй като всички UART IP адреси са идентични. — Пет eCSPI (подобрен CSPI) — Три I2C, поддържащи 400 kbps — Gigabit Ethernet контролер (съвместим с IEEE1588), 10/100/10001 Mbps — Четири широчинно-импулсни модулатора (PWM) — Системен JTAG контролер (SJC) — GPIO с възможности за прекъсване — 8x8 порт за клавиатура (KPP) — Формат за цифрово свързване на Sony Philips (SPDIF), Rx и Tx — Мрежа с два контролера (FlexCAN), 1 Mbps всеки
— Два таймера за наблюдение (WDOG) — Аудио MUX (AUDMUX) — MLB (MediaLB) осигурява интерфейс към MOST мрежи (150 Mbps) Процесорите i.MX 6DualPlus/6QuadPlus интегрират усъвършенстван блок за управление на захранването и контролери: • Осигурете PMU, включително LDO консумативи, за ресурси на чипа • Използвайте температурен сензор за наблюдение на температурата на матрицата • Поддържайте DVFS техники за режими с ниска мощност • Използвайте софтуерно задържане на състоянието и захранване за ръка и MPE • Поддържайте различни нива на системни режими на захранване • Използвайте гъвкава схема за управление на часовника Процесорите i.MX 6DualPlus/6QuadPlus използват специални хардуерни ускорители, за да отговорят на целевата мултимедийна производителност. Използването на хардуерни ускорители е ключов фактор за получаване на висока производителност при ниски стойности на консумация на енергия, като същевременно ядрото на процесора е относително свободно за изпълнение на други задачи. Процесорите i.MX 6DualPlus/6QuadPlus включват следните хардуерни ускорители: • VPU—Видео процесор • IPUv3H—Модул за обработка на изображения версия 3H (2 IPU) • GPU3Dv6—3D графичен процесор (OpenGL ES 3.0) версия 6 • GPU2Dv3—2D графичен процесор (BitBlt) версия 3 • GPUVG—Графичен процесор OpenVG 1.1 • 4 x PRE—Двигател за предварително извличане и разрешаване • 2 x PRG—Предварително извличане и разрешаване на уплътнение • ASRC—Функциите за сигурност на асинхронния преобразувател на честотата на дискретизация са активирани и ускорени от следния хардуер: • Arm TrustZone, включително TZ архитектурата (разделяне на прекъсвания, картографиране на паметта и т.н.) • SJC – системен JTAG контролер. Защита на JTAG от атаки на портове за отстраняване на грешки чрез регулиране или блокиране на достъпа до функциите за отстраняване на грешки в системата. • CAAM — модул за криптографско ускорение и осигуряване, съдържащ 16 KB защитена RAM памет и генератор на истински и псевдо случайни числа (сертифициран по NIST) • SNVS — сигурно енергонезависимо съхранение, включително сигурен часовник в реално време • CSU — централно звено за сигурност. Подобрение на модула за идентификация на IC (IIM). Ще бъдат конфигурирани по време на зареждане и от eFUSEs и ще определят режима на работа на нивото на сигурност, както и политиката на TZ. • A-HAB—Advanced High Assurance Boot—HABv4 с новите вградени подобрения: SHA-256, 2048-битов RSA ключ, механизъм за контрол на версиите, топло зареждане, CSU и TZ инициализация
• Arm Cortex-A9 MPCore 4xCPU процесор (с TrustZone®) • Конфигурацията на ядрото е симетрична, където всяко ядро включва: — 32 KByte L1 кеш с инструкции — 32 KByte L1 кеш за данни
— Частен таймер и пазител — Cortex-A9 NEON MPE (Media Processing Engine) Копроцесорът Arm Cortex-A9 MPCore включва: • Общ контролер за прекъсване (GIC) с поддръжка на 128 прекъсвания • Глобален таймер • Snoop контролен блок (SCU) • 1 MB унифициран I/D L2 кеш, споделен от две/четири ядра • Два главни AXI (64-битови) интерфейса на шината изход на L2 кеш • Честота на ядрото (включително Neon и L1 кеш) съгласно Таблица 6. • NEON MPE копроцесор — SIMD Media Processing Architecture — NEON регистров файл с 32x64-битови регистри с общо предназначение — NEON Integer конвейер за изпълнение (ALU, Shift, MAC) — NEON двоен тръбопровод за изпълнение с плаваща запетая с една точност (FADD, FMUL) — NEON зареждане/съхранение и пермутиране на конвейера Системата памет на ниво SoC се състои от следните допълнителни компоненти: • Boot ROM, включително HAB (96 KB) • Вътрешна мултимедия / споделена, бърза RAM памет (OCRAM, 512 KB) • Защитена/несигурна RAM памет (16 KB) • Интерфейси за външна памет: — 16-битови, 32-битови и 64-битови DDR3-1066, DDR3L-1066 и 1/2 LPDDR2-800 канали, поддържащи режим на превключване на DDR, за двоен x32 LPDDR2 — 8-битов NAND-Flash, включително поддръжка за Raw MLC/SLC, 2 KB, 4 KB и 8 KB размер на страницата, BA-NAND, PBA-NAND, LBA-NAND, OneNAND™ и други. BCH ECC до 40 бита. — 16/32-битова NOR светкавица. Всички EIMv2 щифтове са мултиплексирани на други интерфейси. — 16/32-битов PSRAM, клетъчна RAM Всеки i.MX 6DualPlus/6QuadPlus процесор позволява следните интерфейси към външни устройства (някои от тях са мултиплексирани и не са налични едновременно): • Твърди дискове — SATA II, 3.0 Gbps • Дисплеи — налични са общо пет интерфейса. Общата скорост на необработените пиксели на всички интерфейси е до 450 Mpixels/sec, 24 bpp. До четири интерфейса могат да бъдат активни паралелно. — Един паралелен 24-битов порт за дисплей, до 225 Mpixels/sec (например WUXGA при 60 Hz или двоен HD1080 и WXGA при 60 Hz) — LVDS серийни портове — Един порт до 170 Mpixels/sec (например WUXGA при 60 Hz) или два порта до 85 MP/sec всеки — HDMI 1.4 порт — MIPI/DSI, две ленти при 1 Gbps
— Порт за паралелна камера (до 20 бита и до 240 MHz пик) — MIPI CSI-2 порт за серийна камера, поддържащ до 1000 Mbps/лента в режим 1/2/3 лента и до 800 Mbps/лента в 4-лентов режим. Ядрото на приемника CSI-2 може да управлява една тактова лента и до четири ленти за данни. Всеки процесор i.MX 6DualPlus/6QuadPlus има четири ленти. • Разширителни карти: — Четири MMC/SD/SDIO порта за карти, всички поддържащи: – 1-битов или 4-битов режим на трансфер за SD и SDIO карти до режим UHS-I SDR-104 (104 MB/s макс.) – 1-битов, 4-битов или 8-битов режим на трансфер за MMC карти до 52 MHz както в SDR, така и в DDR режими (104 MB/s макс.) • USB: — Един високоскоростен (HS) USB 2.0 OTG (до 480 Mbps), с вграден HS USB PHY — Три USB 2.0 (480 Mbps) хоста: — Един HS хост с интегриран високоскоростен PHY — Два HS хоста с интегриран високоскоростен междучипов (HS-IC) USB PHY • Разширение PCI Express порт (PCIe) v2.0 една лента — PCI Express (Gen 2.0) двурежимен комплекс, поддръжка на Root сложни операции и операции на крайни точки. Използва x1 PHY конфигурация. • Различни IP адреси и интерфейси: — SSI блок, способен да поддържа аудио семпли честоти до 192 kHz стерео входове и изходи с режим I2 S — ESAI е в състояние да поддържа аудио семпли честоти до 260 kHz в режим I2S със 7.1 многоканални изхода — Пет UART, до 5.0 Mbps всеки: – Осигуряване на RS232 интерфейс – Поддръжка на 9-битов RS485 режим multidrop – Един от петте UART (UART1) поддържа 8-проводни, докато другите четири поддържат 4- жица. Това се дължи на ограничението на SoC IOMUX, тъй като всички UART IP адреси са идентични. — Пет eCSPI (подобрен CSPI) — Три I2C, поддържащи 400 kbps — Gigabit Ethernet контролер (съвместим с IEEE1588), 10/100/10001 Mbps — Четири широчинно-импулсни модулатора (PWM) — Системен JTAG контролер (SJC) — GPIO с възможности за прекъсване — 8x8 порт за клавиатура (KPP) — Формат за цифрово свързване на Sony Philips (SPDIF), Rx и Tx — Мрежа с два контролера (FlexCAN), 1 Mbps всеки
— Два таймера за наблюдение (WDOG) — Аудио MUX (AUDMUX) — MLB (MediaLB) осигурява интерфейс към MOST мрежи (150 Mbps) Процесорите i.MX 6DualPlus/6QuadPlus интегрират усъвършенстван блок за управление на захранването и контролери: • Осигурете PMU, включително LDO консумативи, за ресурси на чипа • Използвайте температурен сензор за наблюдение на температурата на матрицата • Поддържайте DVFS техники за режими с ниска мощност • Използвайте софтуерно задържане на състоянието и захранване за ръка и MPE • Поддържайте различни нива на системни режими на захранване • Използвайте гъвкава схема за управление на часовника Процесорите i.MX 6DualPlus/6QuadPlus използват специални хардуерни ускорители, за да отговорят на целевата мултимедийна производителност. Използването на хардуерни ускорители е ключов фактор за получаване на висока производителност при ниски стойности на консумация на енергия, като същевременно ядрото на процесора е относително свободно за изпълнение на други задачи. Процесорите i.MX 6DualPlus/6QuadPlus включват следните хардуерни ускорители: • VPU—Видео процесор • IPUv3H—Модул за обработка на изображения версия 3H (2 IPU) • GPU3Dv6—3D графичен процесор (OpenGL ES 3.0) версия 6 • GPU2Dv3—2D графичен процесор (BitBlt) версия 3 • GPUVG—Графичен процесор OpenVG 1.1 • 4 x PRE—Двигател за предварително извличане и разрешаване • 2 x PRG—Предварително извличане и разрешаване на уплътнение • ASRC—Функциите за сигурност на асинхронния преобразувател на честотата на дискретизация са активирани и ускорени от следния хардуер: • Arm TrustZone, включително TZ архитектурата (разделяне на прекъсвания, картографиране на паметта и т.н.) • SJC – системен JTAG контролер. Защита на JTAG от атаки на портове за отстраняване на грешки чрез регулиране или блокиране на достъпа до функциите за отстраняване на грешки в системата. • CAAM — модул за криптографско ускорение и осигуряване, съдържащ 16 KB защитена RAM памет и генератор на истински и псевдо случайни числа (сертифициран по NIST) • SNVS — сигурно енергонезависимо съхранение, включително сигурен часовник в реално време • CSU — централно звено за сигурност. Подобрение на модула за идентификация на IC (IIM). Ще бъдат конфигурирани по време на зареждане и от eFUSEs и ще определят режима на работа на нивото на сигурност, както и политиката на TZ. • A-HAB—Advanced High Assurance Boot—HABv4 с новите вградени подобрения: SHA-256, 2048-битов RSA ключ, механизъм за контрол на версиите, топло зареждане, CSU и TZ инициализация
Моля, уверете се, че информацията ви за контакт е вярна. Твой съобщение ще да бъдат изпратени директно на получателя(ите) и няма да бъдат изпратени да бъдат публично изложени. Ние никога няма да разпространяваме или продаваме вашите личен информация за трети страни без вашето изрично разрешение.